[情報] PCI-SIG 公布 PCIe 7.0 Ver 0.3 草案

看板 PC_Shopping
作者 ultra120 (原廠打手 !!!)
時間 2023-06-15 01:13:12
留言 89則留言 (31推 7噓 51→)

PCI-SIG 公布 PCIe 7.0 Ver 0.3 草案, 2027年 x16 提供 512GB/s 速度 在2022年 PCI-SIG 開發者大會上,PCI-SIG 慶祝其成立三十週年,並宣布了下一代的 PCIe 7.0 規範 計劃在2025年啟用。近日 PCI-SIG 宣布,發布 PCIe 7.0 規範的 0.3 版本 這表明 PCI-SIG 組織成員已經就 PCIe 7.0 規範即將推出的技術的關鍵特徵和架構達成 了一致。 據報導,PCIe 7.0 規範的資料傳輸速率將再次倍增,達到 128 GT/s 大幅度高於 PCIe 6.0 的 64 GT/s 和 PCIe 5.0 的 32 GT/s。一個 PCIe 7.0 x16 通道 可以支援 512 GB/s 使用了四級脈衝幅度調製(PAM4)信令和 1b/1b flit 模式編碼 和前向糾錯(FEC),這些都延用了之前 PCIe 6.0 規範的功能。 就像 PCI-SIG 設計的其他規範一樣,每個 PCI Express 規範都會有五個主要的節點。 0.3 版本:概念。該草案描述了需要實現的目標和實現這些目標的方法。 0.5 版本:第一稿。這個版本必須完全解決0.3草案中設定的目標 它還包括所有的架構方面和要求。此外,它還包含了來自各相關方的反饋意見 此時 PCI-SIG 的成員可以將功能添加到正在製定的規範中。 0.7 版本:完整草案。這個版本必須有一套完整的功能需求和方法定義 因為在這個版本之後不能再增加新的功能了 此外,電氣規範必須已經使用測試晶片進行了驗證。在這一點上,PCI-SIG 成員可以提出 新接口的不同實現。 0.9 版本:最終草案。此時,PCI-SIG 成員正在對技術進行內部審查 以確保其知識產權和專利。同時,不允許進行任何功能上的修改。 1.0 版本:最終版本。從這個版本開始,所有的更改和增強都必須通過正式的勘誤表文檔 和工程變更通知(ECN)。 據了解,PCIe 7.0 規範需要更短的 PCIe 走線,這使得根設備和端點設備之間的距離進 一步縮短 目前要實現 PCIe 5.0 的設計,需要更厚的 PCB 和更高質量的用料 也就是說成本提高了,暫時還不清楚 PCIe 7.0 對於這方面的考慮。 https://i.imgur.com/tiNhvCG.jpg
https://i.imgur.com/iSJSwna.jpg
來源 https://www.expreview.com/88809.html 滄者 https://reurl.cc/jDlom1 從PCIE1.0 一路說用不到 一直到7.0推出的時候還是說用不到 沒有用不到的需求 只有用不到的價格 --
※ 批踢踢實業坊(ptt.cc), 來自: 60.249.18.108 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/PC_Shopping/M.1686762795.A.D13.html

E7lijah: 更高質量的用料 49.239.66.253 06/15 01:16

HenryLin123: 節點 質量 67.188.177.80 06/15 01:29

saimeitetsu: 難以想像會多熱 223.137.142.48 06/15 01:43

reaturn: 主板喜漲1000元 114.33.248.57 06/15 01:57

wahaha99: 真的用不到 因為做不出來了吧 118.169.2.95 06/15 02:04

wahaha99: 每Lane有256Gbps 300Gbps就遠紅外線了耶 118.169.2.95 06/15 02:06

wahaha99: 這他媽什麼鬼 118.169.2.95 06/15 02:06

lucky789741: 為什麼不往更多lane發展,我要插爆 115.43.13.112 06/15 02:14

wahaha99: 我覺得要改設計觀念 每個Tx/Rx pair 118.169.2.95 06/15 02:22

aegis43210: 都有矽光子元件了,那會做不出來 175.182.179.46 06/15 02:23

wahaha99: 可以重新定義為Tx/Tx或Rx/Rx 118.169.2.95 06/15 02:23

wahaha99: 做不出來啊,你用矽光子元件,但訊號還是 118.169.2.95 06/15 02:23

wahaha99: 在銅線裡跑,你要換光纖,那成本什麼的大 118.169.2.95 06/15 02:23

wahaha99: 爆炸 118.169.2.95 06/15 02:23

wahaha99: 如果只保留一個Rx或Tx,現在的16x可以等 118.169.2.95 06/15 02:24

wahaha99: 效擴充到35x 118.169.2.95 06/15 02:24

aegis43210: 所以走線要縮短,成本才不會大爆炸, 175.182.179.46 06/15 02:28

aegis43210: 也可以上結晶銅呀 175.182.179.46 06/15 02:28

wahaha99: PCB記得是壓延的吧 怎麼做單晶銅 = = 118.169.2.95 06/15 02:30

aegis43210: 嗯,單晶銅一般用硬板,用在軟板,基 175.182.179.46 06/15 02:43

aegis43210: 板會太厚的樣子 175.182.179.46 06/15 02:43

wahaha99: 一般PCB的銅箔是電解銅 然後壓延 118.169.2.95 06/15 02:44

wahaha99: 就算電解過程能形成單晶,壓延也破壞掉了 118.169.2.95 06/15 02:44

wahaha99: 你要直接在PCB上長晶,那個成本... 118.169.2.95 06/15 02:44

wahaha99: 而且說實話,現在PCB跟銅箔不夠平整的 118.169.2.95 06/15 02:45

wahaha99: 問題已經影響訊號了,到7.0那速度 118.169.2.95 06/15 02:45

wahaha99: 搞不好PCB得拋光咧 118.169.2.95 06/15 02:45

aegis43210: 只是走線部份的話可以嘗試吧 175.182.179.46 06/15 02:46

wahaha99: 不是啊,現在板廠都要註明線路要順FR4 118.169.2.95 06/15 02:47

wahaha99: 的纖維走向去製造了,到7.0恐怕FR4完全 118.169.2.95 06/15 02:47

wahaha99: 不能用,能用啥不知道,但保證貴爆 118.169.2.95 06/15 02:47

aegis43210: 反正現在為了預防電氣干擾和散熱,銅 175.182.179.46 06/15 02:48

aegis43210: 箔已經很多層了 175.182.179.46 06/15 02:48

wahaha99: 還有就是儀器也會貴爆,現在能看5.0的 118.169.2.95 06/15 02:49

wahaha99: 示波器多少錢去了? 可能幾千萬了吧? 118.169.2.95 06/15 02:49

wahaha99: 這7.0感覺就是個訂爽的規格...先喊先贏 118.169.2.95 06/15 02:50

zxzx8059: 5.0就很難勾訊號看了… 101.12.45.60 06/15 07:20

qoo10067: 以後主板會越來越貴,幾年後丐版都要5千 114.137.231.32 06/15 08:22

qoo10067: 起 114.137.231.32 06/15 08:22

qoo10067: PCIE 5.0,對於訊號長度更care,PCB材質要 114.137.231.32 06/15 08:25

qoo10067: 求更高,成本就會上升 114.137.231.32 06/15 08:25

t128595: 接口 質量 101.9.193.46 06/15 08:26

Rust: 未來主板10k起跳 101.10.6.191 06/15 08:27

gogoapolo: 質量 223.136.57.180 06/15 08:35

kw81830: 質量 106.64.129.168 06/15 08:45

Klauhal: 所以PCIE7.0會重多少 223.136.97.233 06/15 08:55

NoneWolf: 很重的意思 可能很耗銅 180.217.7.83 06/15 08:56

Transposon: 感覺6.0之後就可以取代NVlink了吧,直 223.137.142.56 06/15 09:19

Transposon: 接在板上實現crossfire,7.0就是面向D 223.137.142.56 06/15 09:19

Transposon: C的產物 223.137.142.56 06/15 09:19

dweiii: 刷存在感 1.200.185.88 06/15 09:21

storym94374: 什麼時候主機板才會用5.0x2取代4.0x4 175.98.141.254 06/15 09:50

storym94374: 用高gen來節省lane才是最有效率的吧 175.98.141.254 06/15 09:51

dildoe: 不會是做不出來是離消電越來越遠了 XD 93.91.80.6 06/15 10:10

ko363630: 一堆支語警察 59.120.53.161 06/15 10:15

mikapauli: 光晶體肯定用光纖啊,怎麼可能還用銅線 42.73.189.197 06/15 10:25

mkzkcfh: PCIE7.0水冷套件 (熱賣 1.169.227.166 06/15 10:28

SHR4587: 5.0實際應用都還沒普及,7.0有得等 220.136.22.54 06/15 10:29

b325019: 7.0給DC了吧,家用給6.0都不知道能用到哪114.136.140.127 06/15 10:34

b325019: 去了114.136.140.127 06/15 10:34

mrme945: 有任何PCIe6.0的產品出來了嗎 111.71.212.58 06/15 10:36

pxhome: 32GB /s的SSD 這個頻寬比DDR4 3200的25.6 36.230.174.221 06/15 10:37

pxhome: GB /s 還要大。 36.230.174.221 06/15 10:37

mrme945: 延遲不能比呀 111.71.212.58 06/15 10:38

pxhome: Gen3=DDR Gen4=DDR2 Gen5=DDR3 Gen6=DDR4 36.230.174.221 06/15 10:38

pxhome: Gen7=DDR5 36.230.174.221 06/15 10:38

pxhome: DRAM只剩低延遲的優勢 36.230.174.221 06/15 10:39

leolarrel: 再怎麼快,pci-e上裝置的資料還不是要被 118.163.98.66 06/15 10:51

leolarrel: 複製到ddr上,cpu才能處理.ddr 顆粒有這 118.163.98.66 06/15 10:52

leolarrel: 麼快嗎? 118.163.98.66 06/15 10:52

delaluna: 這種東西應該很久都不會普及到消費者114.137.200.210 06/15 10:59

delaluna: 就像10G/40G/100G Ethernet 規格都在114.137.200.210 06/15 10:59

delaluna: 那邊了 也不會有消費級會去想怎麼應用114.137.200.210 06/15 10:59

delaluna: 這種尖端規格就是給DC/Server/超級電腦114.137.200.210 06/15 11:00

Fezico: 上面那些東西要下放消費級,是想賣多少... 211.72.29.164 06/15 11:06

Langerhans: 支語警察是不是只針對某些用語?有時候 39.12.32.198 06/15 11:22

Langerhans: 看到有人講臭打遊戲還是一託答辯卻又 39.12.32.198 06/15 11:22

Langerhans: 沒反應? 39.12.32.198 06/15 11:22

bunjie: 這消費級不會普及啦 成本決定一切 223.138.136.44 06/15 11:43

PTTfaggot: 4.0五年內也不會普及啦 5.0要等多久 101.12.21.43 06/15 11:56

Fezico: PCIE4.0不一定,5.0就真的有得等惹 211.72.29.164 06/15 12:52

Rseert: 開始刷版本了? 223.141.178.15 06/15 12:55

SPDY: 非低階標配4.0還有機會 配中階DRAMlrss主控 1.171.219.54 06/15 13:07

cakepupu: 這規格主要是給伺服器用的,不需要擔心192.198.147.171 06/15 13:49

cakepupu: 普及的問題192.198.147.171 06/15 13:49

cat05joy: 這PCIE真重 211.20.117.1 06/15 14:43

RaiGend0519: 太未來惹 36.233.223.164 06/15 15:06

Dissipate: 把太赫茲光學搬出來 140.207.23.99 06/15 15:21

mrlucas8891: 可是質量在台灣的確是不同意思啊 110.28.49.135 06/15 15:32

您可能感興趣