※ 文章網址: https://www.ptt.cc/bbs/Tech_Job/M.1696333834.A.A4A.html
→ faniour : 你是不是把IC設計跟製程設計搞混了 10/03 20:17
推 tsairay : 不就chiplet嗎 10/03 20:21
推 Yumichi : 沒弄混吧 如果真14nm 華為能調教出7nm程度還不猛嗎? 10/03 20:24
推 chuegou : 用14奈米堆出7奈米效能 日媒真會吹阿 10/03 20:27
→ samm3320 : 要看成本吧 10/03 20:29
推 peter080808 : 反正28nm以下都是代號 10/03 20:36
推 PuloBro : 縮了,不敢繼續刺激美國 10/03 20:37
推 oneheat : 猛在哪?製程優勢主軸又不止在效能 10/03 20:41
推 kyle5241 : 叫N+2本來就有原因了吧~ 另外設計夠好晶片可以再 10/03 20:47
→ kyle5241 : 小一點 AMD 4c 就小了40% 10/03 20:47
推 oneheat : 當然,OS更新後就直上5nm,這個真的非常猛沒錯 10/03 20:49
推 godog : 都已經知道die的面積多少了 還在那邊14nm.....= = 10/03 21:15
→ seanidiot : Die size 不代表CD吧 10/03 21:20
推 abola921 : 14++++++++ 10/03 21:31
噓 cityhunter04: 14就是14,你以為能屌打7? 10/03 22:00
→ payneblue : 明明就是5奈米 再更新一次變三奈米 10/03 22:49
→ cyshowen : 製程落後就不用standard cell, 全full custom提升效 10/04 00:56
→ cyshowen : 能 阿是要多久刻出一顆? 10/04 00:57
→ squelch : 算電晶體密度就可以了 10/04 01:16
推 jhkujhku : 14++++++++跟I皇看齊 10/04 07:30
→ AHEAD099 : 幾奈米都是給外行人聽的 電晶體密度講出來一目了然 10/04 07:49
推 lolpklol0975: intel 表示 10/04 08:47
→ AlarmAlarm : 野人獻曝 大家都知道努力可以做到 但無法量產 10/04 11:05
→ AlarmAlarm : 無法開飛機環遊世界 就說自己開遊艇也達到一樣效果 10/04 11:05
→ unima : 人家專做reverse的說7nm,你算老幾? 10/04 12:05
推 OFETMAN : 照這邏輯等中芯做出7m就可以屌打台積3nm,太猛了吧 10/04 12:45
推 deep236 : 製程節點的關鍵是電晶體密度啊 10/04 13:46
→ deep236 : 電晶體密度公佈出來就知道等校節點差不多在幾奈米了 10/04 13:47
→ fcsh : SRAM 面積量一下就知道啦 10/04 16:01
推 IntroRomeo : 可是14奈米可以效能逼近7奈米也很強 10/04 17:11
推 rkilo : 這更誇張吧 10/04 23:05
推 JustinCy : 超猛的 下一版OTA直上3奈米 10/05 00:08
推 toroyang : 日本外行,是5奈米 10/06 04:08